osnovno je to da je clock DSD podataka ustvari podeljen sa 4 master clock I2S busa
11,2896MHz / 4 = 2,8224MHz.
ili
22,5792MHz / 8, koji se uglavnom koristi kao oscilator u hardverskim interfejsima.
daljim deljenjem sa 2, stigli bi do 44.1KHz
.
delta sigma je tip konverzije iz digitalnog domena u analogni, isto kao sto je drugi tip recimo R2R
A ne mora biti obaveza, na primer ESS9018 i ESS9008 nisu delta sigma konverteri
dok WM8740 i dsd option WM8741 jesu...
.
Potpuno je posebno pitanje sta se desava na strani komjutera, drivera, protokola, clockova, buffera, PLL-ova,
interrupta, fifo-a itd itd... To je postalo toliko nejasno da mislim da ni onima koji to proizvode ustvari nije sve jasno.
vec uzimaju gotove programske pakete koje kasnije spajaju...
I to je opsti haos... cudi me da to sve i kako tako radi...
.